74LVT240PW 118 Buffer Inverting 2 Element 4 Bit per elemento 3-State Output 20-TSSOP

Nexperia | |
Categoria di prodotto: | Buffer e conducenti di linea |
RoHS: | Dettagli |
8 Input | |
8 Produzione | |
Inversione | |
- 32 mA | |
64 mA | |
3 mA | |
3.6 V | |
2.7 V | |
12 mA | |
- 40 C. | |
+ 85 C | |
SMD/SMT | |
TSSOP-20 | |
Rilo | |
Taglio del nastro | |
MouseReel | |
Marca: | Nexperia |
Funzione: | Buffer/guidatore di linea |
Altezza: | 00,95 mm (massimo) |
Tipo di segnale di ingresso: | Con una sola finalità |
Lungo: | 6.6 mm (massimo) |
Famiglia logica: | LVT |
Numero di canali: | 8 |
tensione di alimentazione di funzionamento: | 3.3 V |
Tipo di uscita: | 3 Stati |
Tipo di prodotto: | Buffer e conducenti di linea |
Tempo di ritardo della propagazione: | 20,5 ns a 3,3 V |
2500 | |
Sottocategoria: | IC logici |
Corrente di alimentazione - Max: | 12 mA |
Tecnologia: | BiCMOS |
Larghezza: | 4.5 mm (massimo) |
Parte # Alias: | 935176340118 |
Peso unitario: | 0.000212 once |
Caratteristiche
• Interfaccia di bus ottale
• tamponi a 3 stati• Capacità di uscita: +64 mA e -32 mA
• Livelli di commutazione di input e output TTL
• capacità di interfaccia di ingresso e uscita con sistemi a alimentazione a 5 V
• Gli input di dati di bus eliminano la necessità di resistenze esterne per contenere gli input inutilizzati
• È consentito l'inserimento e l'estrazione del vivo
• Attivazione a tre stati
• Nessun carico di corrente del bus quando l'uscita è legata al bus a 5 V
• Protezione da chiusura JESD78 Classe II superiore a 500 mA
• Protezione ESD: ¥ metodo MIL STD 883 3015: supera i 2000 V ¥ MM JESD22-A115-A supera i 200 V
Descrizione
Il 74LVT240 è un prodotto BiCMOS ad alte prestazioni progettato per il funzionamento VCC a 3,3 V.
un'inversione ottaleIl dispositivo dispone di due stili di uscita per attivare i pin.
(1OE, 2OE), ciascuna controllando quattro deiUscite a 3 stati.
Diagramma funzionale
Informazioni di imbracatura
Descrizione del pin
Caratteristiche
• Interfaccia di bus ottale
• tamponi a 3 stati• Capacità di uscita: +64 mA e -32 mA
• Livelli di commutazione di input e output TTL
• capacità di interfaccia di ingresso e uscita con sistemi a alimentazione a 5 V
• Gli input di dati di bus eliminano la necessità di resistenze esterne per contenere gli input inutilizzati
• È consentito l'inserimento e l'estrazione del vivo
• Attivazione a tre stati
• Nessun carico di corrente del bus quando l'uscita è legata al bus a 5 V
• Protezione da chiusura JESD78 Classe II superiore a 500 mA
• Protezione ESD: ¥ metodo MIL STD 883 3015: supera i 2000 V ¥ MM JESD22-A115-A supera i 200 V
Descrizione
Il 74LVT240 è un prodotto BiCMOS ad alte prestazioni progettato per il funzionamento VCC a 3,3 V.
un'inversione ottaleIl dispositivo dispone di due stili di uscita per attivare i pin.
(1OE, 2OE), ciascuna controllando quattro deiUscite a 3 stati.