LTC1326CS8-2.5#PBF Circuiti di controllo Monitor di tripla alimentazione di precisione per microelettricità

LTC1326CS8-2.5#PBF Circuiti di controllo Monitor di tripla alimentazione di precisione per microelettricità
Tecnologia lineare | |
Categoria di prodotto: | Circuiti di controllo |
RoHS: | Dettagli |
Monitor di tensione | |
SMD/SMT | |
SOIC-8 | |
2.5 V, 3.3 V, regolabile | |
3 Input | |
Alto attivo, basso attivo, scarico aperto | |
Nessun ripristino manuale | |
Nessun cane da guardia | |
Nessun supporto | |
200 ms | |
7 V | |
0 C | |
+ 70 C | |
00,75 % | |
LTC1326 | |
Tubo | |
Marca: | Tecnologia lineare |
Segnali abilitati dal chip: | Abilitazione del chip |
Altezza: | 1.75 mm |
Corrente di alimentazione di funzionamento: | 40 uA |
Detezione di guasti di alimentazione: | - Sì, sì. |
Tipo di prodotto: | Circuiti di controllo |
Sottocategoria: | PMIC - circuiti integrati di gestione dell'energia |
Tensione di alimentazione - Min: | 1 V |
Peso unitario: | 00,006173 once |
Descrizione
L'LTC1326/LTC1326-2.5 è un triplo monitor di alimentazione
sono destinati a sistemi con tensioni di alimentazione multiple.
L'impiego di macchine per la produzione di energia elettrica è limitato.
monitoraggio dell'approvvigionamento.
Accuratezza di soglia di 0,75% e resistenza ai guasti
assicurare un funzionamento affidabile di ripristino senza falsa attivazione.
La corrente di alimentazione tipica di 20 μA rende il LTC1326/
LTC1326-2.5 ideale per i sistemi a consapevolezza di potenza.
L'uscita RST è garantita nel corretto stato per
Vcc3, VCcs5 o Vcc25 fino a 1V. LTC1326/LTC1326-2.5
può essere configurato per monitorare uno, due o tre ingressi,
a seconda dei requisiti del sistema.
Un pulsante manuale di ripristino fornisce la possibilità di
generare un'impulso di ripristino molto ristretto (100us tipico) o
Impulso di reset di 200 ms equivalente a un reset di accensione.
Le uscite SRST e RST sono a scarico aperto e possono essere legate OR
con altre fonti di ripristino.
Caratteristiche
■Monitorizza contemporaneamente tre forniture
LTC1326: 5V, 3.3V e ADJ
LTC1326-2.5: 2.5V, 3.3V e ADJ
■Garanzia di precisione della soglia: +0,75%
■Corrente di alimentazione bassa: 20μA
■Ritardo di ripristino interno: 200 ms
■Input manuale di reset con pulsante
■Fonte di uscita basse e alte reset attive
■Output di reset "soft" attivo a bassa potenza
■Immunità da guasti di alimentazione
■RISET garantito per Vcc3≥1V o Vccs≥1V
o Vcc25≥1V
■Pacchetti 8-Pin So e MSOP
Applicazioni
■Computer da scrivania
■Computer portatili
■Strumenti intelligenti
■Apparecchiature portatili a batteria
FUNZIONI PIN
Vcc3 (Pin 1): 3,3 V di ingresso sensoriale e pin di alimentazione per
il bypass del circuito integrato alla terra con un condensatore ceramico ≥ 0,1 μF.
Vcc5 (Pin 2) (LTC1326): ingresso sensore 5V. utilizzato come gate
azionamento per la FET di uscita RST quando la tensione su Vcc3 è
inferiore alla tensione di Vcc5- Se non utilizzato, può essere legato a
Vcc3 (vedi Operazione di monitoraggio di doppio e singolo approvvigionamento in
la sezione "Informazioni sulle applicazioni").
Vcc25 (Pin2) (LTC1326-2.5): 2.5V Sens Input.
Azionamento del cancello per la FET di uscita RST quando la tensione su Vcc3
è inferiore alla tensione su Vcc25. Se non utilizzato, può essere legato
a Vcc3.
VccA (Pin 3): Sensore 1V, ingresso ad alta impedenza.
se non utilizzato, può essere utilizzato come input logico con una soglia di 1 V.
essere legato a Vcc3 o a Vcc25-.
GND (Pin 4): a terra.
RST (Pin 5): Reset Logic Output.
In questo caso, la velocità di uscita, le unità a VCc3, complemento tamponato di RST.
Un esterno pull-down sul pin RST guiderà questo pin
E' in alto.
RST (Pin 6): Reset Logic Output. Active low, open-drain
uscita logica con debole pull-up a Vcc3.
maggiore di Vcc3 quando si interfaccia con la logica 5V.
quando una o più delle forniture sono inferiori al viaggio
Le misure di sicurezza sono state adottate in base alle seguenti condizioni:
Anche dopo che il PBR è mantenuto basso per più di
2 secondi e per ulteriori 200 ms dopo che il PBR è stato
rilasciato.
SRST (Pin 7): Soft Reset, logica attiva a basso livello e a scarico aperto
Potrà essere tirato su
maggiore di Vcc3 quando si interfaccia con la logica 5V.
per 100us dopo che il PBR è tenuto basso per meno di 2 secondi
e rilasciato.
PBR (Pin 8): Push-Button Reset. Input logico basso attivo
può essere tirato su più di
Vcc3 quando si interfaccia con la logica 5V.
più di 2 secondi, emette un impulso di 100 μs di soft reset sul
Quando il PBR è affermato per un valore superiore a 2
secondi, l'uscita RST è forzata a basso livello e rimane basso
fino a 200 ms dopo il rilascio del PBR.